5
Revista Científica Perspectivas
ISSN: 1390-7204
Artículo Recibido: 15/11/2019 – Aceptado: 25/12/2019
PRINCIPALES RESULTADOS EXPERIMENTALES OBTENIDOS EN FUNCIÓN DE
LA HISTÉRESIS APLICADA
A- 15V
A-10 V
Considerando la carga elemental del electrón, e =1,6E-19
C
es posible estimar el nivel de defectuosidad relacionado a
cada proceso de evaluación, mediante la Ec. 2.
En la tabla III y IV se muestran los resultados
experimentales obtenidos de los diferentes dispositivos
evaluados, se puede observar que el nivel de defectuosidad se
incrementa a medida que la tensión V
GS
alcanza su máximo
nivel de amplitud de igual manera es proporcional al
incremento de ΔVds máx. De acuerdo con la Ec. 2, la carga
almacenada aumenta debido a un incremento de la amplitud
de la tensión del voltaje de compuerta.
IV.
CONCLUSIONES
El fenómeno de histéresis que muestran ambas familias
de dispositivos está en el orden de los cientos de milivolts de
esta manera se demuestra claramente que existen
imperfecciones dentro del material, las cuales provocan
almacenamiento de carga en la parte interna de la estructura,
tomando en cuenta que la amplitud de la histéresis se
incrementa en función del voltaje de compuerta aplicado. Los
defectos estimados al interno de la estructura MOS son
mayores en la familia de los dispositivos A que poseen
características eléctricas superiores que la familia B, además
la cantidad de defectos estimados en la interfaz SiC/ SiO2 y
sustrato se incrementan en función de la tensión de
compuerta aplicado al dispositivo. Finalmente debemos
tomar en cuenta que un incremento de la densidad de
defectos provoca directamente la degradación de los
parámetros eléctricos de los dispositivos, de tal manera que
se reduce la confiablidad y prestaciones de estos, tomando en
cuenta que los campos de aplicación de los SiC MOSFET
requieren densidades de alta potencia y tensiones superiores
a los 600 V.
A
GRADECIMIENTOS
Agradecemos a la Universidad de la Calabria (Italia),
Laboratorio de microelectrónica. Este trabajo de
investigación fue realizado dentro del marco del proyecto
Europeo WinSiCcap4 AP. grant agreement n. 73748.
R
EFERENCIAS
[1] D. A. Marckx, “Breakthrough in Power Electronics from SiC,”
National Renewable Energy Laboratory Report, May. 25, 2005.
[2] J. Biela, Member, M. Schweizer and S. Waffler, “SiC versus Si—
Evaluation of Potentials for Performance Improvement of Inverter and
DC–DC Converter Systems by SiC Power Semiconductors,” IEEE
transactions on industrial electronics, vol. 58, no. 7, Jul. 2011. pp.
2872-2882.
[3] T. Okunishi et al., “Reliability study on positive bias temperature
instability in SiC MOSFETs by fast drain current measurement,” Jpn. J.
Appl. Phys., vol. 56, no. 4S, 2017, Art. no. 04CR01. [4] G. Chung et
al., APL 76, 1713 (2000).
[5] G. Rescher, G. Pobegen, and T. Grasser, “Threshold voltageinstabilities
of present SiC-power MOSFETs under positive bias temperature
stress,” Mater. Sci. Forum, vol. 858, pp. 481–484, May 2016.
[6] K. Puschkarsky, H. Reisinger, T. Aichinger, W. Gustin, and T.
Grasser,“Threshold voltage hysteresis in SiC MOSFETs and its impact
on circuit operation,” in Proc. IEEE Int. Integr. Rel. Workshop Final
Rep., Oct. 2017. [7] L. A. Lipkin et al., MSF, TTP (2002), Vol. 389, p.
985.
[8] T. Grasser et al., “The time dependent defect spectroscopy (-TDDS) for
the characterization of the bias temperature instability,” in Proc. IEEE
Int. Integr. Rel. Phys. Symp. (IRPS), Anaheim, CA, USA, 2010, pp.
16–25. [9] P. Jamet et al., APL 79, 323 (2001).
[10] G. Pobegen and T. Grasser, “On the distribution of NBTI time constants
on a long, temperature-accelerated time scale,” IEEE Trans. Electron
Devices, vol. 60, no. 7, pp. 2148–2155, Jul. 2013. [11] H. Yano et al.,
APL 78, 374 (2001).
[12] Temperature, Bias, and Operating Life, JEDEC Standard
JESD22A108D, 2010.
[13] G. Rescher, G. Pobegen, T. Aichinger, and T. Grasser, “On the
subthreshold drain current sweep hysteresis of 4H-SiC nMOSFETs,” in
Proc. IEEE Int. Electron Devices Meeting (IEDM), San Francisco, CA,
USA, 2016, pp. 10.8.1–10.8.4. [14] T. Okayama et al., SSE 52, 164
(2008).
[15] D. B. Habersat, R. Green, and A. J. Lelis, “Temperature-dependent
threshold stability of COTS SiC MOSFETs during gate switching,” in
Proc. IEEE Int. Rel. Phys. Symp. (IRPS), Monterey, CA, USA, 2017,
pp. WB-4.1–WB-4.4.
[16] G. Rescher et al., “Comprehensive evaluation of bias temperature
instabilities of 4H-SiC MOSFETs using device preconditioning,”
Mater. Sci. Forum, 2017.
[17] M. Beier-Mobius, J. Lutz, Breakdown of gate oxide of SiC-MOSFETs
and Si-IGBTs under high temperature and high voltage; Intelligent
Motion , 2017.
[18] G.Cosentino, E.Guevara, L.Sanchez, F. Crupi, “Threshold Voltage
Instability in SiC Power MOSFETs”; International Exhibition and
Conference for Power Electronics, Intelligent Motion, Renewable
Energy and Energy Management; PCIM Europe 2019.
PRINCIPALES RESULTADOS EXPERIMENTALES OBTENIDOS EN FUNCIÓN DE
LA HISTÉRESIS APLICADA
B- 15V
B-10 V
Revista Técnico - Cientíca PERSPECTIVAS
e -ISSN: 2661-6688
Volumen 2, Número 1. (Enero - Junio 2020)